Сортировать:
- по релевантности
- по дате
- по зарплате
80 000 - 200 000 руб.
... внутрисхемной отладки FPGA. Опыт работы с внешними интерфейсами. Готовность анализа исходного ... Intermediate и выше. Обязанности Работа с языками описания аппаратуры VHDL/Verilog ... . Работа в средах разработки Xilinx Vivado, ISE ...
03.07.2025